2017君越和迈腾哪个好:DDR内存是什么啊???

来源:百度文库 编辑:查人人中国名人网 时间:2024/04/28 16:47:59

DDR SDRAM(Dual date rate SDRSM)又简称DDR,翻译成中文就是“双倍速率SDRAM”的意思。DDR SDRAM也可以说是目前广泛应用的 SDRAM的升级换代版本,在它的催生下,2000年下半年的内存止跌不稳已经彻底摧毁了SDRAM多年营造起来的价格市场。从技术上分析,DDR SDRAM最重要的改变是在界面数据传输上,其在时钟信号上升缘与下降缘时各传输一次数据,这使得DDR的数据传输速率为传统SDRAM的两倍,由于仅多采用了下降缘信号,因此并不会造成能耗增加。至于定址与控制信号则与传统SDRAM相同,仅在时钟上升缘传输。另一个明显的改变是增加了一个双向的数据控制接脚(Data Strobe,DQS)。当系统中某个控制器发出一个写入命令时,一个DQS信号便会由内存控制器送出至内存。
??此外,传统SDRAM的DQS接脚则用来在写入数据时(单向:内存控制器?DRAM)做数据遮罩(Data Mask)用。由于数据、数据控制信号(DQS)与DM同步传输,不会有某个数据传输较快,而另外的数据传输较慢的skew(时间差)以及Flight Time(控制信号从内存控制器出发,到数据传回内存控制器的时间)不相同的问题。此外,DDR的设计可让内存控制器每一组DQ/DQS/DM与DIMM上的颗粒相接时,维持相同的负载,减少对主板的影响。在内存内部架构上,传统SDRAM属于×8组态(organization),表示内存核心中的I/O寄存器有8位数据I/O,不过对于×8组态的DDR SDRAM而言,内存核心中的I/O寄存器却是16位的,一次可传输16位数据,在时钟信号上升缘时输出8位数据,在下降缘再输出8位数据。此外,为了保持较高的数据传输率,电气信号必须要求能较快改变,因此,DDR改为支持电压为2.5V的SSTL2信号标准。
??DDR 内存从型号上看分为两种,一种叫做 PC 1600,每秒钟可传输 1.6GB 的数据,正好是目前100兆赫 SDRAM 内存的两倍;另一种叫做 PC 2600,峰值数据传输率可达每秒2.6GB。与价格昂贵的Rambus 相比,DDR有如下几个优势:一是由于它是在 SDRAM 内存技术的基础上开发的,因此不仅与目前的个人电脑体系架构有着很好的兼容性,而且开发生产成本低廉。二是DDR较少存在许可协议的问题。内存厂商要生产 Rambus 内存条,必须向 Rambus 公司缴纳一笔不菲的费用,以获得生产许可证,这无疑影响到厂家的利润。而DDR内存的规格是免费提供的。三是各大厂商的支持。2001年,包括IBM等在内的诸多IT巨头都宣布将支持 DDR 内存,特别是IBM 还专门设计了两组芯片组,既支持 DDR 内存,也能大幅提高系统总线的速度。而AMD 公司即将全面上市的760芯片组(支持单处理器电脑)和770芯片组(支持双处理器电脑)将全面支持200兆赫和266兆赫系统总线,也是为了满足 DDR 内存技术标准而设计的。

DDR-SDRAM(Double Data Rate SDRAM)或称之为SDRAMⅡ,双速同步动态可读写存储器。在时钟上下边沿都可以读写的同步动态存储器。

由于DDR在时钟的上升及下降的边缘都可以传输资料,从而使得实际带宽增加两倍,大幅提升了其性能/成本比。就实际功能比较来看,由PC133所衍生出的第二代PC266 DDR SRAM(133MHz时钟×2倍数据传输=266MHz带宽),不仅在InQuest最新测试报告中显示其性能平均高出Rambus 24.4%,在Micron的测试中,其性能亦优于其他的高频宽解决方案,充份显示出DDR在性能上已足以和Rambus相抗衡的程度。

顺便解释一下SDRAM:(同步DRAM的缩写)它是同步于系统时钟频率的。SDRAM结构的另一大特点是其支持DRAM的两列地址同时打开。 两个打开的存储体间的内存存取可以交叉进行。

SDRAM内存访问采用突发(burst)模式,它和原理是,SDRAM在现有的标准动态存储器中加入同步控制逻辑(一个状态机),利用一个单一的系统时钟同步所有的地址数据和控制信号。使用SDRAM不但能提高系统表现,还能简化设计、 提供高速的数据传输。 在功能上,它类似常规的DRAM,也需时钟进行刷新。 可以说,SDRAM是一种改善了结构的增强型DRAM。然而,SDRAM是如何利用它的同步特性而适应高速系统的需要的呢?我们知道,原先我们使用的动态存储器技术都是建立在异步控制基础上的。系统在使用这些异步动态存储器时需插入一些等待状态来适应异步动态存储器的本身需要,这时,指令的执行时间往往是由内存的速度、而非系统本身能够达到的最高速率来决定。例如,当将连续数据存入CACHE时,一个速度为60ns的快页内存需要40ns的页循环时间;当系统速度运行在100MHz时(一个时钟周期10ns),每执行一次数据存取,即需要等待4个时钟周期!而使用SDRAM,由于其同步特性, 则可避免这一时。SDRAM结构的另一大特点是其支持DRAM的两列地址同时打开。 两个打开的存储体间的内存存取可以交叉进行,一般的如预置或激活列可以隐藏在存储体存取过程中,即允许在一个存储体读或写的同时,令一存储体进行预置。按此进行,100MHz的无缝数据速率可在整个器件读或写中实现。因为SDRAM的速度约束着系统的时钟速度,它的速度是由MHz或ns来计算的。SDRAM的速度至少不能慢于系统的时钟速度,SDRAM的访问通常发生在四个连续的突发周期,第一个突发周期需要4个系统时钟周期,第二到第四个突发周期只需要1个系统时钟周期。用数字表示如下:4-1-1-1。

最后说一下DRAM
DRAM,顾名思义即动态RAM。DRAM的结构比起SRAM来说要简单的多,基本结构是一只MOS管和一个电容构成。具有结构简单、集成度高、功耗低、生产成本低等优点,适合制造大容量存储器,所以现在我们用的内存大多是由DRAM构成的。所以下面主要介绍DRAM内存。在详细说明DRAM存储器前首先要说一下同步的概念,根据内存的访问方式可分为两种:同步内存和异步内存。区分的标准是看它们能不能和系统时钟同步。内存控制电路(在主板的芯片组中,一般在北桥芯片组中)发出行地址选择信号(RAS)和列地址选择信号(CAS)来指定哪一块存储体将被访问。在SDRAM之前的EDO内存就采用这种方式。读取数据所用的时间用纳秒表示。当系统的速度逐渐增加,特别是当66MHz频率成为总线标准时,EDO内存的速度就显得很慢了,CPU总要等待内存的数据,严重影响了性能,内存成了一个很大的瓶颈。因此出现了同步系统时钟频率的SDRAM。

DDR SDRAM(Dual date rate SDRSM)又简称DDR,翻译成中文就是“双倍速率SDRAM”的意思。DDR SDRAM也可以说是目前广泛应用的 SDRAM的升级换代版本,在它的催生下,2000年下半年的内存止跌不稳已经彻底摧毁了SDRAM多年营造起来的价格市场。从技术上分析,DDR SDRAM最重要的改变是在界面数据传输上,其在时钟信号上升缘与下降缘时各传输一次数据,这使得DDR的数据传输速率为传统SDRAM的两倍,由于仅多采用了下降缘信号,因此并不会造成能耗增加。至于定址与控制信号则与传统SDRAM相同,仅在时钟上升缘传输。另一个明显的改变是增加了一个双向的数据控制接脚(Data Strobe,DQS)。当系统中某个控制器发出一个写入命令时,一个DQS信号便会由内存控制器送出至内存。
??此外,传统SDRAM的DQS接脚则用来在写入数据时(单向:内存控制器?DRAM)做数据遮罩(Data Mask)用。由于数据、数据控制信号(DQS)与DM同步传输,不会有某个数据传输较快,而另外的数据传输较慢的skew(时间差)以及Flight Time(控制信号从内存控制器出发,到数据传回内存控制器的时间)不相同的问题。此外,DDR的设计可让内存控制器每一组DQ/DQS/DM与DIMM上的颗粒相接时,维持相同的负载,减少对主板的影响。在内存内部架构上,传统SDRAM属于×8组态(organization),表示内存核心中的I/O寄存器有8位数据I/O,不过对于×8组态的DDR SDRAM而言,内存核心中的I/O寄存器却是16位的,一次可传输16位数据,在时钟信号上升缘时输出8位数据,在下降缘再输出8位数据。此外,为了保持较高的数据传输率,电气信号必须要求能较快改变,因此,DDR改为支持电压为2.5V的SSTL2信号标准。
??DDR 内存从型号上看分为两种,一种叫做 PC 1600,每秒钟可传输 1.6GB 的数据,正好是目前100兆赫 SDRAM 内存的两倍;另一种叫做 PC 2600,峰值数据传输率可达每秒2.6GB。与价格昂贵的Rambus 相比,DDR有如下几个优势:一是由于它是在 SDRAM 内存技术的基础上开发的,因此不仅与目前的个人电脑体系架构有着很好的兼容性,而且开发生产成本低廉。二是DDR较少存在许可协议的问题。内存厂商要生产 Rambus 内存条,必须向 Rambus 公司缴纳一笔不菲的费用,以获得生产许可证,这无疑影响到厂家的利润。而DDR内存的规格是免费提供的。三是各大厂商的支持。2001年,包括IBM等在内的诸多IT巨头都宣布将支持 DDR 内存,特别是IBM 还专门设计了两组芯片组,既支持 DDR 内存,也能大幅提高系统总线的速度。而AMD 公司即将全面上市的760芯片组(支持单处理器电脑)和770芯片组(支持双处理器电脑)将全面支持200兆赫和266兆赫系统总线,也是为了满足 DDR 内存技术标准而设计的。