泽西岛微信暗示什么:什么是DDR类型 详解

来源:百度文库 编辑:查人人中国名人网 时间:2024/04/20 13:32:18

DDR是双倍数据速率(Double Data Rate)。DDR与普通同步动态随机存储器(DRAM)非常相象。普通同步DRAM(现在被称为SDR)与标准DRAM有所不同。
标准的DRAM接收的地址命令由二个地址字组成。为接省输入管脚,采用了多路传输的方案。第一地址字由原始地址选通(RAS)锁存在DRAM芯片。紧随RAS命令之后,列地址选通(CAS)锁存第二地址字。经过RAS和CAS,存储的数据可以被读取。
同步动态随机存储器(SDR DRAM)由一个标准DRAM和时钟组成,RAS、CAS、数据有效均在时钟脉冲的上升边沿被启动。根据时钟指示,可以预测数据和剩余指令的位置。因而,数据锁存选通可以精确定位。由于数据有效窗口的可预计性,所以可将存储器划分成4个区进行内部单元的预充电和预获取。通过脉冲串模式,可进行连续地址获取而不必重复RAS选通。连续CAS选通可对来自相同源的数据进行再现。
DDR存储器与SDR存储器工作原理基本相同,只不过DDR在时钟脉冲的上升和下降沿均读取数据。新一代DDR存储器的工作频率和数据速率分别为200MHz和266MHz,与此对应的时钟频率为100MHz和133MHz。
DDR SDRAM最早是由三星公司于1996年提出,由日本电气、三菱、富士通、东芝、日立、德州仪器、三星及现代等八家公司协议订立的内存规格,并得到了AMD、VIA与SiS等主要芯片组厂商的支持。它是SDRAM 的升级版本,因此也称为「SDRAM II」。其最重要的改变是在界面数据传输上,他在时钟信号的上升沿与下降沿均可进行数据处理,使数据传输率达到SDR(Single Data Rate)SDRAM 的2倍。至于寻址与控制信号则与SDRAM相同,仅在时钟上升沿传送。
DDR SDRAM模块部份与SDRAM模块相比,改为采用184针(pin),4~6 层印刷电路板,电气接口则由「LVTTL」改变为「SSTL2」。在其它组件或封装上则与SDRAM模块相同。DDR SDRAM模块一共有184个接脚,且只有一个缺槽,与SDRAM的模块并不兼容。 DDR SDRAM在命名原则上也与SDRAM不同。SDRAM的命名是按照时钟频率来命名的,例如PC100与PC133。而DDR SDRAM则是以数据传输量作为命名原则,例如PC1600以及PC2100,单位 MB/s。所以 DDR SDRAM中的DDR200 其实与 PC1600 是相同的规格,数据传输量为 1600MB/s(64bit×100MHz×2÷8=1600MBytes/s),而 DDR266与PC2100 也是一样的情形(64bit×133MHz×2÷8=2128MBytes/s)。
DDR SDRAM 在规格上按信号延迟时间(CL;CAS Latency,CL是指内存在收到讯号后,要等待多少个系统时钟周期后才进行读取的动作。一般而言是越短越好,不过这还要看内存颗粒的原始设定值,否则会造成系统的不稳定)也有所区别。按照电子工程设计发展联合协会(JEDEC)的定义(规格书编号为JESD79):DDR SDRAM一共有两种CAS延迟,分为2ns以及2.5ns(ns为十亿分之一秒)。较快的 CL= 2 加上 PC 2100 规格的 DDR SDRAM称作 DDR 266A,而较慢的 CL= 2.5 加上PC 2100规格的DDR SDRAM 则称作 DDR 266B。另外,较慢的 PC1600 DDR SDRAM 在这方面则是没有特别的编号。
参考资料:http://memory.zol.com.cn/2004/0817/114341.shtml

同步动态随机存储器(Synchronous DRAM,SDRAM):是目前主推的PC 100和PC 133规范所广泛使用的内存类型,它的带宽为64位,3.3V电压,目前产品的最高速度可达5ns。它与CPU使用相同的时钟频率进行数据交换,它的工作频率是与CPU的外频同步的,不存在延迟或等待时间。

双倍速率SDRAM(Dual Date Rate SDRSM,DDR SDRAM):又简称DDR,由于它在时钟触发沿的上、下沿都能进行数据传输,所以即使在133MHz的总线频率下的带宽也能达到2.128GB/s。DDR不支持3.3V电压的LVTTL,而是支持2.5V的SSTL2标准。它仍然可以沿用现有SDRAM的生产体系,制造成本比SDRAM略高一些,但仍要远小于Rambus的价格,因为制造普通SDRAM的设备只需稍作改进就能进行DDR内存的生产,而且它也不存在专利等方面的问题,所以它代表着未来能与Rambus相抗衡的内存发展的一个方向。